ELECTRONIQUE ENERGIE ELECTRIQUE AUTOMATIQUE.xlsx
Transcription
ELECTRONIQUE ENERGIE ELECTRIQUE AUTOMATIQUE.xlsx
ME 65 ‐ ELECTRONIQUE, ENERGIE ELECTRIQUE, AUTOMATIQUE PR 409 ‐ M2 Intégration circuits‐systèmes (ICS) Le règlement des études de l’Université Paris‐Saclay rappelle que les semestres ne sont pas compensables entre eux, que la note plancher est de 7/20. Dans cette formation, toutes les UE du premier semestre sont compensables entre elles. C’est aussi le cas des UE du deuxième semestre. Par défaut, les coefficients affectés à chacune des UE sont proportionnels aux ECTS correspondants. Nom du UE Semestres ECTS Heures S3 S3 0 0 16 11 S3 S3 S3 S3 S3 3 3 3 3 3 29 28,5 15 28,5 17 Advanced Analog‐to‐digital converters and Digital‐to‐Analog converters (CAN) CAD of Analog Integrated Circuit (CAD1) Advanced Design Methodologies (CAD2) Hardware Implementation of Algorithms (ALG) Digital SOCs (SOC) S3 S3 S3 S3 S3 3 3 3 3 3 12 30 30 18 30 TOTAUX ECTS S3 S3 30 265 Algorithms and Architectures for Digital Computing (A2HW) Mixed‐signal, Analog & RF Systems for communicating objects (SMART) Mixed Signal Integrated Circuit Design (CISM) Conception de Circuits Intégrés à Signaux Mixtes S3 S3 S3 S3 3 3 6 3 22,5 18 45 30 TOTAUX ECTS S3 S3 30 260,5 Microsystem design (CMEMS) Fabrication and characterization of microsensors (FMCAP) Nanoarchitectures (NARCHI) Physics and modelling of MEMS (PMEMS) Embedded processors and dedicated architectures (PEMB) Optimisation des systèmes distribués temps réel embarqués Instrumentation et interfaçage des systèmes embarqués Instrumentation/Métrologie Droit, insertion professionnelle, gestion de projets S3 S3 S3 S3 S3 S3 S3 S3 S3 3 3 3 3 3 3 3 3 3 28,5 29 28 30 28 28 28 27 35 TOTAUX ECTS S3 S3 30 288,5 Projet Stage S4 S4 6 24 60 0 TOTAUX ECTS S4 S4 30 60 Modalités de contrôle de connaissances Coefficients S3 ‐ Semestre 3 Remise à niveau RAN en conception orientée objet RAN VHDL Remise à niveau sans évaluation ni ECTS associées Remise à niveau sans évaluation ni ECTS associées 0 0 Examen écrit (1h) Examen écrit Questionnaire à choix multiples (pendant les TP) et note de mini‐projet Examen + contrôle continu en TP (Report de la note de TP en seconde session) Questionnaire à choix multiple + rapport de TP 3 3 3 3 3 Compte rendu de TP + rapport Compte rendu de TP + rapport Compte rendu de TP + rapport Rapport de projet Rapport de projet 3 3 3 3 3 Examen écrit Examen écrit Examen écrit Questionnaire à choix multiples + rapports de TP 3 3 6 3 1,5h examen (2/3)+ rapport de TP (1/3) 1h QCM (1/3) + rapport TP (2/3) Examen + contrôle continu en TP 1,5h examen (2/3)+ rapport de TP (1/3) Mini‐projet (2/3), Examen 1h30 (1/3) (Report de la note de mini‐projet en seconde session) Examen Examen écrit + contrôle continu Écrit 3/5 et TP 2/5 Contrôle continu en TP (pas de seconde session) 3 3 3 3 3 3 3 3 3 Rapport + Soutenance Rapport + Soutenance 6 24 Tronc commun Analog Electronics 1 ‐ Analog Devices and Circuits (EA1) Analog Electronics 2 ‐ AMS & RF Functions (EA2) Digital Electronics 1 ‐ Digital systems (EN1) Digital Electronics 2 ‐ Advanced architectures (EN2) More‐than‐Moore ‐ Functional diversification (MTM) Option IC Mixtes Option Systèmes AMS&RF et objets communicants Option Systèmes électroniques hétérogènes intégrés : 5 UE à choix S4 ‐ Semestre 4