Fiche de poste Ingénieur de développement FPGA
Transcription
Fiche de poste Ingénieur de développement FPGA
Fiche de poste Ingénieur de développement FPGA L’équipe CAIRN mène actuellement des études pour répondre aux problématiques posées par la montée en débit dans les transmissions sur fibre optique et les systèmes de transmissions sans fil à faible consommation d’énergie qui imposent des traitements numériques de plus en plus complexes. Dans le cadre de ces études et des projets qui les financent, nous mettons en œuvre des plateformes de démonstration temps réel. Mission L’ingénieur évoluera au sein de l'équipe-projet CAIRN de l’IRISA/INRIA et participera au développement : d’un émetteur récepteur OFDM pour les communications optiques à 100Gbits/s, d’un émetteur récepteur faible consommation pour les communications sans fils et des futurs circuits intégrés et ASIC et systèmes sur puces développés dans l’équipe. Il aura en charge la conception et le développement sur cible FPGA et ASIC, le test et la validation des développements, et la mise en œuvre de démonstrations. De plus, il participera à des projets de recherche collaboratifs impliquant plusieurs laboratoires et des industriels. Profil recherché Ingénieur ou docteur en électronique numérique avec des compétences en traitement numérique du signal et une expérience en développement FPGA. Le candidat devra apprécier le travail en équipe et être capable d’autonomie et d’esprit d’initiative. La maitrise de flot de conception ASIC (e.g. Synopsys, Cadence) ou des flots avancés de conception numérique est (e.g. synthèse d’architecture, CatapultC, co-simulation) est un plus. Contacts Arnaud Carer : [email protected] tél. : 02 96 46 91 97 Olivier Sentieys : [email protected] tél. : 02 96 46 90 41 http://www.irisa.fr/cairn