Notice biographique Repères biographiques communs Nom

Transcription

Notice biographique Repères biographiques communs Nom
Notice biographique
Repères biographiques communs
Nom : LOUERAT
Prénom : MARIE-MINERVE
Section : 63
Corps : Maître de conférences Grade : Chargée de Recherche CR1, HDR
Equipe de recherche
Laboratoire d'Informatique de Paris 6 (LIP6, UMR 7606 UPMCCNRS), Equipe Circuits Intégrés Analogiques et Numériques
(CIAN)
Ecole doctorale
Ecole doctorale informatique, télécommunications et
électronique (EDITE)
Directeur de thèse
Christine Bénard
Etablissement du doctorat
Université Paris Sud
Garant de l'habilitation à
diriger les recherches
Emmanuelle Encrenaz, UPMC
Publications
caractéristiques des
domaines de spécialités
- H. Adel, M. Sabut, M.M. Louërat : “Split ADC Based Fully
Deterministic Multistage Calibration for High Speed Pipeline
ADCs”, IEEE Transactions on Circuits and Systems I
(TCASI): Regular Papers, vol. 62 (6), pp. 1481-1488, (ISBN:
1549-8328) (2015)
- R. Khalil, M.M. Louërat, R. Petigny : “Background Analog
and Mixed Signal Calibration System For Time-Interleaved
ADC”, Microelectronics Journal, vol. 46 (7), pp. 656-667,
(ISBN: 0026-2692) (2015)
- A. Malak, Y. Li, R. Iskander, F. Durbin, F. Javid, M.M.
Louërat, A. Tissot, J.M. Guebhard : “Fast multidimensional
optimization of analog circuits initiated by monodimensional
global Peano explorations”, Integration, vol. 48, pp. 198212, (ISBN: 0167-9260) (2015)
- M. Barnasconi, M. Dietrich, K. Einwich, Th. Vörtler, J.P.
Chaput, M.M. Louërat, F. Pêcheux, Zh. Wang, Ph. Cuenot,
I. Neumann, Th. Nguyen, R. Lucas, E. Vaumorin : “UVMSystemC-AMS Framework for System-Level Verification
and Validation of Automotive Use Cases”, IEEE Design &
Test, pp. 76-86, (ISBN: 2168-2356) (2015)
- L. Andrade, T. Maehne, A. Vachoux, C. Ben Aoun, F.
Pêcheux, M.M. Louërat : “Pre-Simulation Symbolic Analysis
of Synchronization Issues between Discrete Event and
Timed Data Flow Models of Computation”, Proceedings of
the 2015 Design, Automation & Test in Europe Conference
& Exhibition, DATE 2015, Grenoble, France, pp. 1671-1676
(2015)
- B. Vernay, A. Krust, G. Schroepfer, F. Pêcheux, M.M.
Louërat : “SystemC-AMS Simulation of Biaxial
Accelerometer based on MEMS Reduced-Order Modeling”,
Symposium on Design, Test, Integration and Packaging of
MEMS/MOEMS, DTIP 2015, Montpellier, France, pp. 1-6,
(IEEE), (ISBN: 978-1-4799-8627-9) (2015)
- H. Adel, M. Sabut, R. Petigny, M.M. Louërat : “Split ADC
digital background calibration for high speed SHA-less
pipeline ADCs”, International Symposium on Circuits and
Systems (ISCAS), Melbourne, Australia, pp. 1143-1146,
(IEEE) (2014)
- R. Iskander, M.M. Louërat, A. Kaiser : “Hierarchical sizing
and biasing of analog firm intellectual properties”,
INTEGRATION, the VLSI journal, vol. 46 (2), pp. 172-188,
(ISBN: 0167-9260) (2013)
- F. Javid, R. Iskander, F. Durbin, M.M. Louërat : “Analog
Circuits Sizing Using the Fixed Point Iteration Algorithm with
Transistor Compact Models”, 19th IEEE International Mixed
Design of Integrated Circuits and Systems Conference
(MIXDES), Warsaw, Poland, pp. 45-50, (ISBN: 978-1-45772092-5) (2012)
Titres et diplômes :
- 1979-1983 : Élève à l'ENS Cachan
- 1981 : Maîtrise EEA, Université Paris Sud
- 1982 : Agrégation de Physique, option physique appliquée
- 1983 : DEA Automatique et Traitement du signal, Université Paris Sud
- 1986 : Thèse de Doctorat, Université Paris Sud. "Gestion thermique optimale d'un
bâtiment : Contrôle d'un chauffage à faible inertie, Contrôle des échanges extérieurs. ",
soutenue le 28 février1986
- 2013 : Habilitation à diriger des recherches, Université Pierre et Marie Curie, Paris
6."Circuits analogiques documentés et réutilisables : Synthèse analogique sous l'œil du
concepteur", soutenue le 3 juillet 2013.
Autres diplômes :
Activités professionnelles dans le Supérieur :
Depuis 1986 : Chargée de recherche au CNRS.
1986 - 1992 : Laboratoire FAST, Fluides, Automatiques et Systèmes Thermiques.
1992 - 1997 : Laboratoire MASI, équipe CAO-VLSI.
1997 - 2006 : Laboratoire LIP6, thème Architecture de Systèmes Intégrés et
Microélectronique.
2006 - en cours : Laboratoire LIP6, équipe Circuits Intégrés Analogiques et Numériques
Depuis 2013 : Responsable du département Systèmes Embarqués, SoC, au LIP6.
Autres activités professionnelles :
Enseignement :
1983 - 1990 : TP électronique IUT de Cahcan
1994 - 1997 : Conception du processeur MIPS, du comportement au dessin des
masques.
1994 - 1997 : Analyse statique temporelle des circuits VLSI
2003 - 2015 : Conception de systèmes mixtes analogiques-numériques
Informations complémentaires :

Documents pareils