ICV 196

Transcription

ICV 196
96 ENTREES/SORTIES DIGITALES
z
96 Entrées/Sorties digitales
z
Programmées par ports de 8 voies
z
Puissance de commutation élevée
70V/100mA
z
Entrées / Sorties compatibles TTL
z
Entrées protégées (70V)
z
Générateur de base de temps
z
Relecture des sorties
z
16 sources d'interruptions masquables
z
Timer 16 / 32 bits
z
Haute fiabilité / Haute densité
z
Norme VME-ANSI/IEEE 1014
ICV 196
La carte ICV 196 offre 96 entrées / sorties digitales programmables par ports de 8 voies.
Les sorties sont capables de fournir la puissance nécessaire à des éléments tels que :
petits relais, lampes, afficheurs, etc.
Les entrées sont protégées par un réseau de diodes (70V max.) et restent compatibles
TTL.
Le déclenchement des interruptions peut être défini par un changement de front, d'état ou
de motif dans le contrôleur pour chacune des 16 voies.
Ces sources d'interruptions sont masquables et programmables en niveau et en vecteur.
9 rue Georges Besse – BP 47 – 78330 FONTENAY LE FLEURY – FRANCE
Tél.:(33) 1 30 58 90 09 fax:(33) 1 30 58 21 33 http://www.adas.fr
ICV 196
SPÉCIFICATIONS
(t = 25°C)
TYPE
ENTREES/SORTIES
- Nombre de voies
- Direction
SORTIES DIGITALES
- Type
- Donnée
- Tension Max latching
- Courant Max
- Puissance max.
- Tension de saturation du transistor
- Temps de commutation
ENTREES DIGITALES
- Type
- Protection
- Impédance
- Relecture
ENTREES/SORTIES DIGITALES
- Fréquence d'entrée
MISE SOUS TENSION
96 en face avant
Programmation direction en 12 groupes de 8 voies
COLLECTEUR OUVERT
1 = on ; 0 = off
70V
300 mA
2W
< 300 mV à 100 mA
T"on" = 500ns T"off" = 5µs (RL = 1K Ω )
TTL compatible triggers
70V max
≥ 470 KΩ
Ces entrées permettent la relecture automatique des voies
programmées en sortie
Maximum 100KHz
Entrée programmée voies
Registres de sortie état "off"
TIMERS (Z8536)
Généretion 1 voie fréquence
2 compteurs/timers
INTERRUPTIONS (Z8536)
Les 16 premières voies de J1 peuvent générer une interruption
tout comme les timers
1 Niveau d'interruption programmable
Vecteurs programmables
INTERFACE VME
- Transferts
ALIMENTATION
- Tension
PRESENTATION
- Format
- Dimensions en mm
- Connecteurs face avant
ENVIRONNEMENT
- Température de fonctionnement
- Température de stockage
- Humidité relative
NORMES EUROPEENNES
Standard A24 / D16 ; AM 39H, 3DH
+ 5V / 3A
VME double EUROPE / 4 Te
233.35 x 160
Connecteurs femelle 3 "D" 50 points
- 20°C à + 70°C
- 25°C à + 85°C
90 % (sans condensation)
EMC - EN 61326 - EN 55011 Class A
CE Compliance
ROHS - 2002/95/EC
COMMENT COMMANDER?
ACCESSOIRES
- Borniers STB
- Borniers BCI
- Câbles
ICV 196
STB 516, STB 520, STB 532, STB540, STB 550, STB 552
STB560, STB562
BCI 140, BCI 148, BCI 160, BCI 360
WR205, WR228
8
25/10
TRACEABILITY FORM
DOCUMENT FOLLOW-UP
Title:
ICV 196
Titre :
Documentation française
(Document creation - Création du document)
Edition: 1
Written
by
Revised
by
D. PIMONT
D. PIMONT
Visa
08/90
on
Warning: Unless otherwise stated, this revision
overwrites the previous one, which must be destroyed,
along with any copies given to your collaborators.
Visa
08/90
on
Ph. DUTIN
Approved by
08/90
on
Visa
Avertissement : En l’absence d’indication contraire, cette nouvelle
édition annule et remplace l’édition précédente qui doit être détruite,
ainsi que les copies faites à vos collaborateurs.
Edition
Nature of the modifications (key words)
Written
Revised/Approved
Edition
Nature des évolutions (mots clés)
Rédigé
Revu/Approuvé
4
Correction of the documentation chap B.1 & B.2
Correction de la documentation chap B.1 & B.2
Rev. E
5
6
by
D. PIMONT
by
Ph. DUTIN
on
06/94
on
06/94
Visa
Visa
Update of the documentation
by
D. PIMONT
by
Ph. DUTIN
Mise à jour de la documentation
on
20/23
on
20/23
Rev. E
Visa
Page 13 correction « broche 33 »
Suppression § D « Example »
Visa
by
D. PIMONT
by
Ph. DUTIN
on
22/03
on
22/03
Correction de la page 13 « broche 33 »
Rev. E
Visa
Séparation doc française / doc anglaise
by
D. PIMONT
by
Ph. DUTIN
on
23/40
on
23/40
7
Visa
Rev E
Visa
Mise à jour du chapitre B
by
D. PIMONT
by
Ph. DUTIN
on
24/28
on
24/28
8
Visa
Rev E
DOCUMENT ARCHIVED
DOCUMENT ARCHIVE
Visa
No
Yes
Visa
on
∆ ed. .. [ ] = Document input/output (Entrée/sortie modification de la documentation)
# ed. .. [ ] = Board new function input/output (Entrée/sortie nouvelle fonctionnalité du produit)
DSQ - 4.5.a - Indice F - 98/41
T.S.V.P.
ICV 196 - Rev. E - Edition 8 – 24/28
1
NOTES :
ICV 196 - Rev. E - Edition 8 – 24/28
2
ICV 196
SOMMAIRE
Chapitre A
Fonctionnement................................... 4
A.1. Câblage et interconnexion ..................................................... 4
A.2. Espace mémoire utilisé par l’ICV 196.................................... 5
A.3. Programmation des ports en entrée ou en sortie................ 6
A.4. Programmation du contrôleur d’interruption et
du niveau d’interruption ......................................................... 8
A.5. Programmation du timer 16 bits ............................................ 9
A.6. Signaux et commandes .......................................................... 9
Chapitre B
Mise en oeuvre................................... 10
B.1. Installation ............................................................................. 10
B.2. Câblage des entrées / sorties .............................................. 11
B.3.
Interface VME ....................................................................... 13
B.4.
Brochage des connecteurs J1, J2 et J3............................. 14
B.5.
Les straps ............................................................................. 19
Chapitre C
Les borniers de couplage ................. 20
Annexe
............................................................ 21
PLAN D’ÉQUIPEMENT .......................................................................... 21
CARACTERISTIQUES DES OPEN-COLLECTEURS .................................... 21
CARACTERISTIQUES DU Z8536 ........................................................... 21
ICV 196 - Rev. E - Edition 8 – 24/28
3
Chapitre A
Fonctionnement
L'ICV 196 est une carte 96 entrées/sorties digitales programmables par
groupes de 8 en entrées ou en sorties.
A la mise sous tension, les voies sont programmées en entrée par le
signal RESET du VME (sécurité au niveau des commandes).
Un contrôleur d'interruption 16 niveaux permet de générer un niveau
d'interruption vers le VME.
Seules les voies 0 à 15 sur J1 peuvent déclencher une interruption.
Un timer 16 bits utilisant les voies 32, 33, 34, 35 est disponible sur le
connecteur J2 si on le souhaite.
∆# ed. 6 [
A.1. Câblage et interconnexion
Veuillez consulter cette rubrique sur notre site Internet ou sur notre
CD Rom.
∆# ed. 6 ]
ICV 196 - Rev. E - Edition 8 – 24/28
4
A.2. Espace mémoire utilisé par l’ICV 196
L'ICV 196 occupe un espace mémoire de 256 octets vu du VME dans
l'espace standard A24/D16.
Le tableau ci-après décrit l'espace utilisé par l'ICV 196.
La programmation de l'adresse de base de la carte est réalisée par les
straps repérés RC1 à RC4 (Cf. : Paragraphe B.4.).
ESPACE UTILISE PAR L'ICV 196
ADDRESSE
ECRITURE
Base + C1H
Base +
Base +
Base +
Base +
CS/NIT
Ctrl. Reg. Z8536
Port A Z8536
Port B Z8536
Port C Z8536
Ctrl. Reg. Z8536
Port A Z8536
Port B Z8536
Port C Z8536
Base + 80H
N.U.
N.U.
Base + EH
Base + FH
DIR Group 11-08
DIR Group 07-00
N.U.
N.U.
Gr. 11
Gr. 10
Base + CH
Base + DH
CHANNEL 88-95
CHANNEL 80-87
CHANNEL 88-95
CHANNEL 80-87
Gr.
Gr.
9
8
Base + AH
Base + BH
CHANNEL 72-79
CHANNEL 64-71
CHANNEL 72-79
CHANNEL 64-71
Gr.
Gr.
7
6
Base + 8H
Base + 9H
CHANNEL 56-63
CHANNEL 48-55
CHANNEL 56-63
CHANNEL 48-55
Gr.
Gr.
5
4
Base + 6H
Base + 7H
CHANNEL 40-47
CHANNEL 32-39
CHANNEL 40-47
CHANNEL 32-39
Gr.
Gr.
3
2
Base + 4H
Base + 5H
CHANNEL 24-31
CHANNEL 16-23
CHANNEL 24-31
CHANNEL 16-23
Gr.
Gr.
1
0
Base + 2H
Base + 3H
CHANNEL 08-15
CHANNEL 00-07
CHANNEL 08-15
CHANNEL 00-07
CLEAR
CLEAR
Base +
87H
85H
83H
81H
LECTURE
0
ICV 196 - Rev. E - Edition 8 – 24/28
5
A.3. Programmation des ports en entrée ou en sortie
L'écriture de "1" dans le registre de commande de 12 bits (8 poids faibles,
4 poids forts) permet de programmer les groupes concernés en sortie.
>>>Ecriture du mot de commande par CS/DIR
XXX
D11
D8
D7
DO
N.U.
⎪
⎪
⎪
⎪
Group
11
8
7
0
Un bit à "0" laisse le groupe correspondant en entrée.
Un bit à "1" programme le groupe correspondant en sortie.
>>>Nota :
Les voies doivent être programmées comme suit :
0-15 entrée
-->
D0 and D1 =
0
16-31 sortie
-->
D2 and D3 =
1
32-63 entrée
-->
D4 to D7
=
0
64-95 sortie
-->
D8 to D11 =
1
Soit le mot 0F0CH à écrire à l'adresse CS/DIR.
ICV 196 - Rev. E - Edition 8 – 24/28
6
>>>Lecture ou écriture d'un port
La lecture ou l'écriture des voies se fait aux adresses des groupes
correspondants.
Exemple 1 :
Lecture des voies 32 à 47
(Groupe 4 et 5)
On lit le mot de 16 bits à l'adresse basse + 6.
Groupe 5
BIT
VOIE
Exemple 2 :
Groupe 4
D15
D8
D7
D0
47
40
39
32
Ecriture des voies 16-31
(Groupe 2 et 3)
On veut écrire les voies impaires à "0" (open collecteur bloqué) et les
voies paires à "1" (open collecteur saturé).
On écrit à l'adresse basse + 4 le mot suivant :
VOIE
BIT
ETAT
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16
15 14 13 12 11 10 9
8
7
6
5
4
3
2
1
0
0
1
0
1
0
1
0
1
0
1
1
0
1
0
1
0
Soit le mot 5555H à l'adresse basse + 4.
Il est possible de relire les états des voies programmées en sortie.
Néanmoins il est impératif d'attendre 15 µs entre l'instruction de sortie et
la relecture de la même voie afin que le temps de propagation pour
commuter les open collecteurs soit atteint.
ICV 196 - Rev. E - Edition 8 – 24/28
7
A.4. Programmation du contrôleur d’interruption et
du niveau d’interruption
Il est possible de générer une interruption vers le VME.
Le vecteur d'interruption ainsi que l'autorisation d'interruption seront
fournis par le contrôleur Z8536 (voir notice de programmation du
composant).
Le niveau d'interruption est programmable par une écriture à l'adresse
basse +C1H.
Le niveau d'IT est défini par positionnement de l'un des bits D1 à D7 à 0.
On souhaite générer des interruptions sur le niveau IT4. On écrit :
Datas
7
6
5
4
3
2
1
0
State
1
1
1
0
1
1
1
1
Exemple :
EFH à l’adresse basse + C1H
Seules les voies 0-15 sont susceptibles de générer une interruption, dans
ce cas, les groupes 0 et 1 doivent être en entrée.
ICV 196 - Rev. E - Edition 8 – 24/28
8
A.5. Programmation du timer 16 bits
Un timer 16 bits reste disponible dans le contrôleur Z8536 sur son port C.
La ligne port C0 est prévue en sortie sur le connecteur J2 voie 32, il suffit
de déplacer le cavalier ST6 sur la position 2-3, c'est la ligne TIMER OUT.
Les 3 autres lignes sont en entrée au niveau de J2 :
Port C1 Entrée COUNTER
J2 Voie 33
Port C2 Entrée TRIGGER
J2 Voie 34
Port C3 Entrée GATE
J2 Voie 35
Ce timer peut servir de timer d'utilisation générale, c'est-à-dire :
"Watch dog trigger input"
Génération de pulse
Génération de signaux carrés
Génération d'interruption périodique.
A.6. Signaux et commandes
Ces signaux sont générés lors d'une écriture ou d'une lecture 16 bits.
Commande de remise à zéro des voies et
commandes.
CS/CLEAR
Les voies se positionnent en entrée.
CS/WG0 --> CS/WG11
Commande d'écriture des voies en 12 groupes
de 8 voies.
CS/RG0 --> CS/RG11
Commande de lecture des voies en 12 groupes
de 8 voies.
CS/DIR
Commande d'écriture des 12 groupes en entrée
ou en sortie.
CS/NIT
Commande d'écriture du niveau d'interruption
en complément à 1.
ICV 196 - Rev. E - Edition 8 – 24/28
9
Chapitre B
Mise en oeuvre
B.1. Installation
Avant toute chose, l’utilisateur prendra connaissance du document :
GENERAL INSTRUCTIONS FOR
IMPLEMENTING ADAS PRODUCTS
INSTRUCTIONS GENERALES DE
MISE EN OEUVRE DES PRODUITS ADAS
L’insertion s’effectuera dans un châssis hors tension.
ICV 196 - Rev. E - Edition 8 – 24/28
10
B.2. Câblage des entrées / sorties
La structure de sortie est la suivante :
Clamp
Voie 1
DATA OUT 1
PROTECTION
+ 5V
DATA IN 1
Voie 2
DATA OUT 2
PROTECTION
+ 5V
DATA IN 2
GND
Le signal est actif à l’état bas Vin / Vout ≤ 0,3V
La broche clamp doit être reliée au potentiel le plus élevé de
l’interface
Ex : 24V si commande relais en 24V
Elle est commune à l’ensemble des voies d’un connecteur
ICV 196 - Rev. E - Edition 8 – 24/28
11
>>>Exemples d’interfaces
Commande d’un relais ou d’une lampe
Clamp
+ 24V
Relais
ou
lampe
Voie en
sortie
Retour 24V
GND
Lecture d’un état
Clamp
+ 24V
PROTECTION
R facultative
Etat à contrôler
GND
ICV 196
Process
Clamp
PROTECTION
+ 5V
TTL
GND
ICV 196 - Rev. E - Edition 8 – 24/28
12
B.3. Interface VME
INTERFACE VME UTILISE PAR L'ICV 196
PIN
P1
COLONNE A
Signal
mnémonique
COLONNE B
Signal
mnémonique
COLONNE C
Signal
mnémonique
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
D00
D01
D02
D03
D04
D05
D06
D07
GND
SYSCLK
GND
DS1/
DS0/
WRITE
GND
DTACK/
GND
AS/
GND
IACK/
IACKIN/
IACKOUT/
AM4
A07
A06
A05
A04
A03
A02
A01
N.U.
+ 5V
N.U.
N.U.
N.U.
BG0IN/
BG0OUT/
BG1IN/
BG1OUT/
BG2IN/
BG2OUT/
BG3IN/
BG3OUT/
N.U.
N.U.
N.U.
N.U.
AM0
AM1
AM2
AM3
GND
N.U.
N.U.
GND
IRQ7/
IRQ6/
IRQ5/
IRQ4/
IRQ3/
IRQ2/
IRQ1/
N.U.
+ 5V
D08
D09
D10
D11
D12
D13
D14
D15
GND
N.U.
N.U.
SYSRESET/
LWORD/
AM5
A23
A22
A21
A20
A19
A18
A17
A16
A15
A14
A13
A12
A11
A10
A09
A08
N.U.
+ 5V
*
*
*
*
N.U. : Non Utilisé
]*
: Reliés sur la carte
ICV 196 - Rev. E - Edition 8 – 24/28
13
B.4. Brochage des connecteurs J1, J2 et J3
Les entrées/sorties de l'ICV 196 s'effectuent par 3 connecteurs type "D"
50 pts femelle.
Les connecteurs sont accessibles directement sur la face avant.
Les câbles seront munis de prises mâles.
SUB D Mâle 50 points pour câble plat
ODU - Ref. 620-061-035-050000
CONNEC - Ref. CDS 50S
>>>ATTENTION :
T & B et 3M non utilisable
La broche "50" peut être reliée au + 5V par un fusible 2A (fourni avec la
carte).
L'utilisateur prendra soin de ne pas alimenter les borniers si le fusible est
monté.
Toutes les broches de 2 à 17 sont reliées à la masse.
Les ports A et B du contrôleur timer Z8536 sont en entrée uniquement.
Le 1 de chaque connecteur est relié au point de clamping des 32 voies de
chaque connecteur.
Si ce point est utilisé, il doit être polarisé au potentiel le plus élevé.
Lorsqu'il n'est pas utilisé il peut être non connecté.
ICV 196 - Rev. E - Edition 8 – 24/28
14
ICV 196/J1
Pin Arrangment
« D » 50 pins
DD 50S
PIN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
SIGNAL
Clamping
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
SIGNAL
PIN
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
V16
V17
V18
V19
V16
V20
V21
V22
V16
V23
V24
V25
V16
V26
V27
V28
V16
V29
V30
V31
ICV 196 - Rev. E - Edition 8 – 24/28
15
PIN
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
SIGNAL
V0 port A0
V1 port A1
V2 port A2
V3 port A3
V4 port A4
V5 port A5
V6 port A6
V7 port A7
V8 port B0
V9 port B1
V10 port B2
V11 port B3
V12 port B4
V13 port B5
V14 port B6
V15 port B7
5V
#∆ Ed 6 [
ICV 196/J2
Pin Arrangment
« D » 50 pins
DD 50S
PIN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
SIGNAL
Clamping
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
SIGNAL
PIN
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
V48
V16
V49
V50
V51
V16
V52
V53
V54
V16
V55
V56
V57
V16
V58
V59
V60
V16
V61
V62
V63
#∆ Ed 6 ]
ICV 196 - Rev. E - Edition 8 – 24/28
16
PIN
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
SIGNAL
V32 port C0
V33 port C1
V34 port C2
V35 port C3
V36
V37
V38
V39
V40
V41
V42
V43
V44
V45
V46
V47
5V
ICV 196/J3
Pin Arrangment
« D » 50 pins
DD 50S
PIN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
SIGNAL
Clamping
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
Masse 0V
SIGNAL
PIN
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
V80
V16
V81
V82
V83
V16
V84
V85
V86
V16
V87
V88
V89
V16
V90
V91
V92
V16
V93
V94
V95
ICV 196 - Rev. E - Edition 8 – 24/28
17
PIN
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
SIGNAL
V64
V65
V66
V67
V68
V69
V70
V71
V72
V73
V74
V75
V76
V77
V78
V79
5V
ICV 196 - Jx
DATA
PIN
0
34
1
35
2
36
3
37
4
38
5
39
6
40
7
41
8
42
9
43
10
44
11
45
12
46
13
47
14
48
15
49
16
18
17
19
18
20
19
21
20
22
21
23
22
24
23
25
24
26
25
27
26
28
27
29
28
30
29
31
30
32
TYPE
SIGNAL
DEFINITION
31
33
Broche 1 = clamping
Broches 2 à 17 = GND
ICV 196 - Rev. E - Edition 8 – 24/28
18
B.5. Les straps
RC1, RC2, RC3, RC4 définissent l'adresse basse de la carte.
L'ICV 196 occupe un espace mémoire de 256 octets sur le VME. Un
cavalier implique un 1 logique.
La correspondance entre l'adresse physique et les straps est la suivante :
RC4
4
2
8
A23
A22
A21
0
1
A20
8
A19
RC3
4
2
A18
A17
RC2
RC1
1
8
4
2
1
8
4
2
1
A16
A15
A14
A13
A12
A11
A10
A9
A8
5
3
0
Exemple :
Adresse de base = 053000 H
ST 5 :
Autorise l'accès standard superviseur ou l'accès standard non priviligié.
Positionné
Accès standard superviseur uniquement.
Répond au code de modification des adresses 3DH.
Non positionné
Accès standard non privilégié.
Répond au code de modification des adresses 39H et 3DH.
ST 6 :
1-2:
2-3:
Utilise la voie 32 comme les autres voies.
Autorise la sortie timer du port C0.
ICV 196 - Rev. E - Edition 8 – 24/28
19
Chapitre C
Les borniers de couplage
L'ICV 196 peut être raccordée à différents types de borniers ADAS
rendant l'interconnexion avec le monde extérieur particulièrement aisée.
Bornier passif : STB 550
Borniers actifs :
Les Borniers actifs permettent de gérer les cas de figures rencontrés dans
l'industrie et notamment l'isolement galvanique :
32 entrées ou sorties digitales isolées (relais statiques du 5 VCC au
220 VAC) avec 2 x STB 516 et un STB 512
32 entrées digitales isolées (opto-coupleurs de 5 VCC à 220 VAC)
Réf. : STB 532
32 sorties digitales isolées (relais statiques ou télémécaniques)
avec 1 x STB 520 ou 2 x STB 560
Réf. : STB 560/520
ICV 196 - Rev. E - Edition 8 – 24/28
20
Annexe
PLAN D’EQUIPEMENT
CARACTERISTIQUES DES OPEN-COLLECTEURS
CARACTERISTIQUES DU Z8536
ICV 196 - Rev. E - Edition 8 – 24/28
21
DS3668
Quad Fault Protected Peripheral Driver
General Description
Applications
The DS3668 quad peripheral driver is designed for those
applications where low operating power, high breakdown
voltage, high output current and low output ON voltage are
required. Unlike most peripheral drivers available, a unique
fault protected circuit is incorporated on each output. When
the load current exceeds 1.0A (approximately) on any output
for more than a built-in delay time, nominally 12 µs, that
output will be shut off by its protection circuitry with no effect
on other outputs. This condition will prevail until that protection circuitry is reset by toggling the corresponding input or
the enable pin low for at least 1.0 µs. This built-in delay is
provided to ensure that the protection circuitry is not triggered by turn-on surge currents associated with certain
kinds of loads.
The DS3668’s inputs combine TTL compatibility with high
input impedance. In fact, its extreme low input current allows
it to be driven directly by a MOS device. The outputs are
capable of sinking 600 mA each and offer a 70V breakdown.
However, for inductive loads the output should be clamped
to 35V or less to avoid latch up during turn off (inductive
fly-back protection — refer AN-213). An on-chip clamp diode
capable of handling 800 mA is provided at each output for
this purpose. In addition, the DS3668 incorporates circuitry
that guarantees glitch-free power up or down operation and
a fail-safe feature which puts the output in a high impedance
state when the input is open.
The molded package is specifically constructed to allow
increased power dissipation over conventional packages.
The four ground pins are directly connected to the device
chip with a special copper lead frame. When the quad driver
is soldered into a PC board, the power rating of the device
improves significantly.
n
n
n
n
n
n
n
n
n
Relay drivers
Solenoid drivers
Hammer drivers
Stepping motor drivers
Triac drivers
LED drivers
High current, high voltage drivers
Level translators
Fiber optic LED drivers
Features
n
n
n
n
n
n
n
n
n
n
n
n
n
n
n
Output fault protection
High impedance TTL compatible inputs
High output current — 600 mA per output
No output latch-up at 35V
Low output ON voltage (550 mV typ @ 600 mA)
High breakdown voltage (70V)
Open collector outputs
Output clamp diodes for inductive fly-back protection
NPN inputs for minimal input currents (1 µA typical)
Low operating power
Standard 5V power supply
Power up/down protection
Fail-safe operation
2W power package
Pin-for-pin compatible with SN75437
Connection Diagram
Dual-In-Line Package
DS005225-1
Top View
Order Number DS3668N
See NS Package Number N16E
© 2001 National Semiconductor Corporation
DS005225
www.national.com
DS3668 Quad Fault Protected Peripheral Driver
January 2001
DS3668
Truth Table
IN
EN
H
H
OUT
L
L
H
Z
H
L
Z
L
L
Z
H = High state
L = Low state
Z = High impedance state
www.national.com
2
Storage Temperature Range
Lead Temperature
(Soldering, 4 seconds)
If Military/Aerospace specified devices are required,
please contact the National Semiconductor Sales Office/
Distributors for availability and specifications.
Supply Voltage
Input Voltage
Output Voltage
Continuous Power Dissipation
@ 25˚C Free-Air (Note 5)
−65˚C to +150˚C
260
Operating Conditions
7.0V
15V
70V
Min
Max
Supply Voltage
3.00
5.25
Units
V
Ambient Temperature
−40
125
˚C
2075 mW
Electrical Characteristics (Notes 2, 3, 6)
Symbol
Parameter
Conditions
Max
Units
0.8
V
1.0
20
µA
± 10
µA
II = −12 mA
−0.8
−1.5
V
IL = 300 mA
0.2
0.7
V
IL = 600 mA (Note 4)
0.55
VIH
Input High Voltage
VIL
Input Low Voltage
IIH
Input High Current
IIL
Input Low Current
VIN = 0.4V
VIK
Input Clamp Voltage
VOL
Output Low Voltage
ICEX
Output Leakage Current
VCE = 70V, VIN = 0.8V
Typ
2.0
VIN = 5.25V, VCC = 5.25V
VF
Diode Forward Voltage
IF = 800 mA
IR
Diode Leakage Current
VR = 70V
ICC
Supply Current
ITH
Min
V
1.2
All Inputs High
62
All Inputs Low
20
Protection Circuit
Threshold Current
1.5
V
100
µA
1.6
V
100
µA
80
mA
mA
1
1.4
A
Typ
Max
Units
Switching Characteristics (Notes 2, 6)
Symbol
Parameter
Conditions
Min
tPHL
Turn On Delay
RL = 60Ω, VL = 30V
0.3
1.0
µs
tPLH
Turn Off Delay
RL = 60Ω, VL = 30V
2
10.0
µs
tFZ
Protection Enable Delay
(after Detection of Fault)
6
tRL
Input Low Time for
Protection Circuit Reset
1.0
12
µs
µs
Note 1: “Absolute Maximum Ratings” are those values beyond which the safety of the device cannot be guaranteed. They are not meant to imply that the devices
should be operated at these limits. The table of “Electrical Characteristics” specifies conditions of actual device operation.
Note 2: Unless otherwise specified, min/max limits apply across the 0˚C to +70˚C temperature range and the 4.75V to 5.25V power supply range. All typical values
are for TA = 25˚C and VCC = 5.0V.
Note 3: All currents into device pins are shown as positive; all currents out of device pins are shown as negative; all voltages are referenced to ground, unless
otherwise specified. All values shown as max or min are so classified on absolute value basis.
Note 4: All sectors of this quad circuit may conduct rated current simultaneously, however, power dissipation averaged over a short interval of time must fall within
specified continuous dissipation ratings.
Note 5: For operation over 25˚C free-air temperature, derate linearly to 1328 mW @ 70˚C @ the rate of 16.6 mW/˚C.
Note 6: Datasheet min/max specification limits are guaranteed by design, test, or statistical analysis.
3
www.national.com
DS3668
Absolute Maximum Ratings (Note 1)
DS3668
AC Test Circuit
Switching Waveforms
DS005225-3
DS005225-2
Typical Application
DS005225-4
Protection Circuit Block Diagram
DS005225-5
www.national.com
4
DS3668 Quad Fault Protected Peripheral Driver
Physical Dimensions
inches (millimeters) unless otherwise noted
Molded Dual-In-Line Package (N)
Order Number DS3668N
NS Package Number N16E
LIFE SUPPORT POLICY
NATIONAL’S PRODUCTS ARE NOT AUTHORIZED FOR USE AS CRITICAL COMPONENTS IN LIFE SUPPORT
DEVICES OR SYSTEMS WITHOUT THE EXPRESS WRITTEN APPROVAL OF THE PRESIDENT AND GENERAL
COUNSEL OF NATIONAL SEMICONDUCTOR CORPORATION. As used herein:
1. Life support devices or systems are devices or
systems which, (a) are intended for surgical implant
into the body, or (b) support or sustain life, and
whose failure to perform when properly used in
accordance with instructions for use provided in the
labeling, can be reasonably expected to result in a
significant injury to the user.
National Semiconductor
Corporation
Americas
Tel: 1-800-272-9959
Fax: 1-800-737-7018
Email: [email protected]
www.national.com
National Semiconductor
Europe
Fax: +49 (0) 180-530 85 86
Email: [email protected]
Deutsch Tel: +49 (0) 69 9508 6208
English Tel: +44 (0) 870 24 0 2171
Français Tel: +33 (0) 1 41 91 8790
2. A critical component is any component of a life
support device or system whose failure to perform
can be reasonably expected to cause the failure of
the life support device or system, or to affect its
safety or effectiveness.
National Semiconductor
Asia Pacific Customer
Response Group
Tel: 65-2544466
Fax: 65-2504466
Email: [email protected]
National Semiconductor
Japan Ltd.
Tel: 81-3-5639-7560
Fax: 81-3-5639-7507
National does not assume any responsibility for use of any circuitry described, no circuit patent licenses are implied and National reserves the right at any time without notice to change said circuitry and specifications.