Digi-Key Catalog FR2011-FR Page 618 - Digi

Transcription

Digi-Key Catalog FR2011-FR Page 618 - Digi
Kit de développement FPGA GX
Arria® II, Édition 6G
Câble de programmation USB-Blaster™
Le câble de téléchargement USB-Blaster se branche sur un port USB standard de PC. ll constitue l'interface matérielle vers un port
RS-232 ou USB de PC standard ou de poste de travail UNIX. Il fournit les données de configuration aux dispositifs Excalibur™,
Mercury™, APEX™ II, APEX 20K, ACEX® 1K, FLEX® 10K, FLEX 8000 et FLEX 6000 et les données de programmation aux
dispositifs MAX® 9000, MAX 7000S, MAX 3000A, MAX 7000B et MAX 7000A.
544-1775-ND
(PL-USB-BLASTER-RCN) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 240.24
Câble de programmation ByteBlaster™
Le câble ByteBlaster peut programmer et configurer des dispositifs de 1,8 V, 2,5 V, 3,3 V et 5,0 V. Le câble
prend aussi en charge la programmation de série active de dispositifs à configuration de série. Ce câble achemine les données de
configuration de l'ordinateur vers les dispositifs Stratix®, Stratix GX, Cyclone®, APEX™ II, APEX 20K (y compris APEX 20K, APEX
20KE, et APEX 20KC), ACEX® 1K, Mercury™, Excalibur™, FLEX® 10K (y compris FLEX 10KA et FLEX 10KE), FLEX 8000 et FLEX
6000, ainsi que les données de programmation vers les dispositifs de configuration MAX® 9000, MAX 7000S, MAX 7000AE, MAX
7000B, MAX 5000A et EPC/EPCS.
544-1289-ND
C
Câble de port parallèle (PL-BYTEBLASTER2N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120.12
Câble EthernetBlaster™
Le câble de communication EthernetBlaster se connecte à un port de réseau Ethernet standard avec un connecteur RJ-45. Ce câble
communique avec les systèmes des clients à l'aide du protocole TCP/IP et prend en charge l'adressage IP statique et dynamique.
Il peut être branché à un réseau Ethernet 10/100 Base-T afin de pouvoir communiquer à distance avec les clients ou en interface
directement via le port Ethernet 10/100 Base-T standard à l'aide d'un câble croisé. Comme les changements de conception sont
téléchargés directement sur le dispositif, le prototypage est facile et vous permet d'accomplir de multiples itérations de conception
successives très rapidement. En connectant l'alimentation d'un réseau Ethernet, plusieurs utilisateurs peuvent accéder à distance aux
dispositifs Altera, ce qui permet un nouveau niveau de productivité pour le prototypage et débogage.
Appareils pris en charge : • FPGA de la série Stratix® • FPGA de la série Cyclone® • CPLD de la série MAX® • FPGA de la série
APEX™ • 1K FPGA ACEX® • FGPA Mercury™ • FGPA de la série FLEX® • FPGA de la série Excalibur™ • Vous pouvez effectuer
une programmation en système des appareils suivants : • Appareils à configuration avancée, dont les appareils EPC2, EPC4, EPC8 et
EPC16 • Appareils à configuration en série, dont les appareils EPCS1, EPCS4, EPCS16, EPCS64 et EPCS128
Alimentation nécessaire : le câble de communication EthernetBlaster nécessite entre 1,5 V et 5,0 V à partir de la carte du circuit cible
et une alimentation d'entrée de 12 V c.c. (0,875 A) pour l'alimentation V c.c. EthernetBlaster (un transformateur mural de 12 V c.c.
est fourni)
Exigences de logiciels : • Windows NT 4.0 • Windows 2000 • Windows XP • Solaris 2.6 • Solaris 2.7/7 • Solaris 8/9 • Red Hat
Linux version 7.3 • Red Hat Linux version 8.0 • Red Hat Enterprise Linux WS 3.0 • HP-UX version 11.0
544-2646-ND
Câble de programmation Ethernet (PL-ENET-BLASTER). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 360.36
Programme d'abonnement Altera®
Le programme d'abonnement Altera offre les dernières versions des logiciels Quartus® II et MAX+PLUS® II et
s'étend sur une durée de 12 mois. Avec un abonnement valable, le programme fournit une assistance dans le domaine des derniers
circuits logiques programmables, nouvelles fonctionnalités de logiciels, performances améliorées, ainsi que de la documentation à
jour sur papier ou en ligne.
544-1247-ND
544-2591-ND
544-2691-ND
544-2692-ND
544-2693-ND
544-2694-ND
FIXEDPC (SW-QUARTUS-SE-FIX). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
(RENEWAL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FIXED PC REPLACEMENT (SWR-QUARTUS-SE-FIX) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FLOATALL REPLACEMENT (SW-QUARTUS-SE-FLT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ADD-FLOATALL REPLACEMENT (SW-QUARTUS-SE-ADD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FLOATALL RENEWAL REPLACEMENT (SWR-QUARTUS-SE-FLT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2398.40
1998.00
1998.00
3200.33
3199.19
1998.00
Logiciel ModelSim® -Altera®
Réduisez votre durée de vérification des FPGA à l'aide du logiciel ModelSim® -Altera® de votre FPGA Design Flow. Le logiciel ModelSim-Altera prend en charge la simulation comportementale et au niveau porte, y compris les tests d'évaluation des performances VHDL
ou Verilog, de tous les dispositifs Altera.
544-2590-ND
(SW-MODELSIM-AE) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 756.76
Kit de développement Max® II
Le kit de développement MAX II 1270 d'Altera est fourni avec un environnement de conception complet. Ce kit
permet à ses utilisateurs d'évaluer les fonctionnalités du composant MAX II ou de commencer à concevoir des prototypes d'une
conception avant de recevoir du matériel personnalisé. Il contient le logiciel, les câbles et les accessoires requis pour garantir une
évaluation facile et productive du CPLD MAX II.
Le kit comprend : une carte de développement MAX II : • MAX II EPM1270F256C5 CPLD • Contrôle d'accès aux médias USB (MAC)
avec couche physique (PHY) et connecteur de type B • Connecteur enfichable PCI (tolérant aux tensions de 3,3 et 5 V) • Module LCD
• SRAM (128 ko x 8 bits) • Sonde de température avec interface de périphérique de série (SPI) • Wattmètre sur carte • Circuit de détection
E/S actif • Une embase de prototype/extension supportant une tension de 3,3 V (41 broches d'E/S utilisables) • Connecteurs JTAG
• Quatre commutateurs à bouton-poussoir définis par l'utilisateur • Quatre DEL définies par l'utilisateur, logiciel Quartus® II édition
Web ; câbles et accessoires : • Câble de téléchargement USB-Blaster • Câble USB type A-B (3 pieds) Conceptions de référence et
démonstrations de MAX II incluant : • Conception de référence USB • Conception de référence PCI • Démonstration faible puissance
• Démo de programmabilité en système (ISP) en temps réel
544-2380-ND
(DK-MAXII-1270N). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120.12
Kit de développement FPGA GX Arria® II
Le kit de développement FPGA Arria II GX fournit un environnement de conception complet de niveau système
qui comprend le matériel et les logiciels nécessaires pour démarrer immédiatement le développement de
conceptions FPGA.
Le kit comprend : FPGA EP2AGX125EF35 Arria II GX dans le boîtier BGA 1 152 broches à pas fin : • 124 100
éléments logiques • 49 640 modules logiques adaptatifs • Mémoire sur puce 8 121 ko • 12 émetteurs-récepteurs haut débit • 6 boucles
à verrouillage de phase (PLL) • 576 multiplicateurs 18 x 18 • CPLD EPM2210F256 Max®II à cœur alimenté en 0,9 V dans
le boîtier BGA 256 broches à pas fin : • Cœur alimenté en 2,5 V Ports sur carte : • Un port d'extension HSMC • Un port
Ethernet Gigabit Mémoire sur carte : • Dispositif DDR3 128 Mo 16 bits • SODIMM DDR2 1 Go 64 bits • 2-MB SSRAM
• Flash 64 Mo Circuit de configuration FPGA : • CPLD MAX II et configuration flash FPP (Fast Passive Parallel) • Circuit
USB-Blaster sur carte™ utilisant le programmateur Quartus II • Circuit d'horloge sur carte : • Quatre oscillateurs sur carte :
100 MHz ; oscillateur programmable - fréquence par défaut 125 MHz ; oscillateur programmable - fréquence par défaut 100 MHz ;
155,52 MHz • Connecteurs SMA pour entrée d'horloge extérieure LVPECL • Connecteur SMA pour sortie d'horloge E/S générale
utilisateur : • DEL/affichages : • Quatre DEL utilisateur • Affichage LCD 2 lignes de caractères • Une DEL préconfigurée • Une DEL
à interface HSMC transmission/réception (Tx/Rx) • Trois DEL PCI Express • Cinq DEL Ethernet Boutons-poussoirs : • 1 réinitialisation
par l'utilisateur (réinitialisation UC) • 1 réinitialisation du CPLD MAX II • 1 chargement d'image (programmation FPGA à partir
de la mémoire flash) • 1 sélection d'image (sélection de l'image à charger à partir de la mémoire flash) • 2 boutons-poussoirs
généraux d'utilisateur Commutateurs DIP : • 4 commutateurs DIP utilisateur • 8 commutateurs DIP de commande de périphérique
MAX II Alimentation électrique : • entrée de 14 à 20 V c.c. • Puissance de connecteur enfichable PCI Express • Circuit de mesure
de puissance sur carte Mécanique : • PCI Express pleine longueur hauteur standard (8,48 " x 4,376 ") • Utilisation de laboratoire
ou en châssis du PCI Express Kit de développement FPGA Arria II GX, CD-ROM d'exemples de conception : • Portail de mise
à jour de carte comprenant le serveur Web de processeur Nios® II et la mise à jour à distance du système • Système de test
de carte • Documentation complète DVD Complete Design Suite d'Altera’ : • Logiciel Quartus II, version kit de développement,
comprennant la prise en charge des FPGA Arria II GX • Licence d'un an comprise • Nios II Embedded Design Suite • La bibliothèque
IP MegaCore® comprend PCI Express, Ethernet triple vitesse, SDI, ainsi que les noyaux IP de contrôleur haute performance DDR3 :
évaluation IP possible via OpenCore® Plus Adaptateur et câbles d'alimentation
544-2600-ND
618
(DK-DEV-2AGX125N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1197.20
La carte de développement FPGA Arria II GX, édition 6G, fournit une plate-forme matérielle pour le développement et le prototypage
basse puissance, haute performance, et les conceptions logiques intensives. La carte fournit une grande variété de périphériques et
d'interfaces de mémoire pour faciliter le développement des conceptions FPGA Arria II GX.
Caractéristiques de la carte : FPGA EP2AGX260FF35 Arria II GX dans le boîtier 1 152 broches FineLine BGA (FBGA) :
• 244 188 éléments logiques • 102 600 modules logiques adaptatifs • Mémoire sur matrice 11 756 ko • 16 émetteurs-récepteurs
haut débit • 6 boucles à verrouillage de phase (PLL) • 736 multiplicateurs 18 x 18 • CPLD EPM2210F256 II MAX® à cœur alimenté
en 0,9 V dans le boîtier FBGA 256 broches : • Circuit de configuration FPGA à cœur alimenté en 2,5 V : • Contrôleur système CPLD
EPM2210 MAX II et configuration flash FPP (Fast Passive Parallel) • USB-Blaster sur carte™ s'utilisant avec le programmateur
Quartus® II Ports sur carte : • Deux ports d'extension HSMC • Port Ethernet 1 Gigabit Mémoire sur carte : • Mémoire DDR3 128 Mo
16 bits • DIMM DDR2 petite empreinte 1 Go 64 bits (SODIMM) • SSRAM (mémoire RAM statique synchrone) 2 Mo • Mémoire
flash 64 Mo Circuit d'horloge sur carte : • Cinq oscillateurs sur carte : oscillateurs 50 MHz, 100 MHz, 155,52 MHz, un oscillateur
programmable avec une fréquence par défaut de 125 MHz, un oscillateur programmable avec une fréquence par défaut de
100 MHz • Connecteurs SMA pour entrée d'horloge extérieure LVPECL • Connecteur SMA pour sortie d'horloge
E/S générale utilisateur : • DEL et affichages (Quatre DEL utilisateur, affichage LCD 2 lignes de caractères, DEL de sélection à 3
configurations, DEL préconfigurée monoconfiguration, deux DEL à interface HSMC transmission/réception (TX/RX), trois DEL PCI
Express, cinq DEL Ethernet) • Commutateurs à bouton-poussoir (un commutateur de réinitialisation d'UC à bouton-poussoir, un
commutateur de réinitialisation à bouton-poussoir de la configuration du contrôleur système CPLD EPM2210 Max II, un commutateur à
bouton-poussoir pour chargement d'image pour programmer le FPGA à partir de la mémoire flash, un commutateur à bouton-poussoir
pour sélection d'image à charger à partir de la mémoire flash, deux commutateurs utilisateur à bouton-poussoir à usage général)
• Commutateurs DIP (quatre commutateurs DIP utilisateur, huit commutateurs DIP de contrôle MAX II) • Alimentation (de 14 à
20 V c.c., alimentation par connecteur enfichable PCI Express, circuit de mesure d'alimentation sur carte) • Mécanique (PCI Express
pleine longueur de hauteur standard (8,48 " x 4,376 "), utilisation PCI Express : de laboratoire ou en châssis)
544-2696-ND
(DK-DEV-2AGX260N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2558.77
Kit de développement FPGA de base
Cyclone® II
Le kit de développement de base FPGA Cyclone II à faible coût est idéal si vous souhaitez évaluer la technologie Altera en 90 nm, à
faible puissance et haute performance. Plusieurs conceptions et démonstrations de référence comprises dans le kit permettent une
évaluation rapide dès « la sortie de la boîte ».
Contenu du kit :
• Carte de développement de base Cyclone II : • Dispositif EP2C20F484C7N Cyclone II Configuration : câble de téléchargement
• USB-Blaster™ (intégré) • Composant de configuration de série EPCS4 Mémoire : • SDRAM, 8 Mo • SRAM, 512 ko
• Mémoire flash de 1 à 4 Mo Cadençage : • Connecteur SMA (entrée d'horloge externe) Audio : • Encodeur/décodeur 24 bits
(CODEC) Commutateurs et indicateurs : • Dix commutateurs et quatre boutons-poussoirs • Quatre affichages à 7 segments
• Dix DEL rouges et huit vertes Connecteurs : • Ports PS/2 et RS-232, VGA • Deux port d'extension à 40 broches • Fiche SD/
MMC Câbles/alimentattion : • Câble USB • Alimentation externe (en option mais recommandée lors de l'utilisation du kit avec des
cartes filles auxiliaires supplémentaires) CD-ROM du kit de développement FPGA de base Cyclone II : • Conceptions de référence
et cibles de démonstrations pour carte de développement de base Cyclone II FPGA • Manuel d'utilisation • Guide de référence
• CD-ROM édition Web Quartus® II • CD-ROM édition Web Nios II®
544-1736-ND
(DK-CYCII-2C20N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159.36
Développement FPGA Cyclone® III
Kit de développement
Le kit de démarrage économique de FPGA Cyclone III est facile à utiliser et constitue une introduction idéale aux utilisateurs qui n'ont
encore jamais conçu à l'aide de FPGA. Les FPGA Cyclone III constituent la première gamme FPGA à faible coût disponible sur le
marché comprenant les avantages de la faible puissance de la technologie de processus 65 nm.
Contenu du kit :
Carte de démarrage Cyclone III : • FPGA EP3C25F324 Cyclone III Configuration : • Circuit USB-Blaster™ intégré permettant le
téléchargement de fichiers de configuration FPGA via le port USB utilisateurs Alimentations et périphériques analogiques de Linear
Technology : • Alimentation électrique à découpage LTM4603EV-1 • Régulateurs à découpage abaisseurs de tension LTC3413,
LT1959 Mémoire : • SDRAM DDR 256 Mbits • SRAM synchrone 1 Mo • Mémoire flash P30/P33®Intel 16 Mo Cadençage :
• Oscillateur sur carte 50 MHz Commutateurs et indicateurs : • Six boutons-poussoirs au total, 4 contrôlés par l'utilisateur
• Sept DEL au total, 4 contrôlées par l'utilisateurConnecteurs : • Connecteurs Mezzanine haut débit • USB type B Câbles et
alimentation : • Câble USB • Alimentation externe • CD-ROM de kit de démarrage de FPGA Cyclone III : • Exemple de conception
ciblant la carte de démarrage FPGA Cyclone III • Documentation complète : • Guide d'utilisation • Manuel de référence • Schéma et
configuration de carte • Nomenclature • Informations produit et partenaire
544-2370-ND
(DK-START-3C25N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159.36
Edition DSP Cyclone® III
Kit de développement
Le kit de développement DSP Cyclone III fournit un environnement de développement de traitement de signal numérique (DSP) complet
aux ingénieurs de conception. Le kit facilite l'ensemble du processus de conception, de l'étude conceptuelle à l'implantation matérielle.
Le kit de développement DSP, édition Cyclone III, contient la carte de développement Cyclone III, la carte mezzanine rapide de conversion de données (HSMC), l'outil de développement DSP Builder, le logiciel de développement Quartus® II, le logiciel d'évaluation
MATLAB/Simulink, des blocs de propriété intellectuelle (IP) d'évaluation, des exemples de conception, des alimentations, des câbles
et de la documentation.
Contenu du kit :
Carte de développement Cyclone III : • FPGA EP3C120F780 Cyclone III • LCD graphique 128 x 64 • LCD, 2 lignes x 16 caractères
• Boutons, interrupteurs DIP, DEL, afficheur 7 segments, embase de haut-parleur Mémoire : • 256 Mo de DDR2 SDRAM double
canal avec ECC • 8 Mo de SRAM synchrone • Mémoire flash 64 Mo Composants et interfaces : • Ethernet 10/100/1000 (RGMII)
• USB 2.0 (type B) • Deux connecteurs mezzanine haut débit (HSMC) Conversion de données HSMC : • Convertisseur A/N double,
14 bits, 150 MSPS • Convertisseur N/A double, 14 bits, 250 MSPS • Audio entrée-sortie/entrée micro CD-ROM du kit de développement FPGA Cyclone III :• Exemples de conceptions pour la carte de développement FPGA Cyclone III • La documentation complète
comprend : le guide de l'utilisateur, le manuel de référence, le schéma et la configuration de carte, la nomenclature, et des informations
sur les produits et les partenaires DVD MATLAB/Simulink Evaluation Software Altera® Complete Design Suite : • Le logiciel de conception Quartus II comprend l'édition Abonnés (en option, vendue séparément) et l'édition Web (gratuite, Windows uniquement) • Le
logiciel ModelSim® d'Altera comprend l'édition Altera (en option, vendue séparément) et l'édition Web (gratuite, Windows uniquement) • MegaCore® IP Library comprend un processeur Nios II et une version d'évaluation d'OpenCore® Plus • Nios II Embedded
Design Suite, version d'évaluation (gratuite) • DSP Builder • Démonstrations en vidéo du logiciel Quartus II et du processeur intégré
Nios II • Les conceptions et laboratoires de référence du système contiennent la conception de filtrage DSP Builder et les conceptions
de référence du processeur Nios II
544-2566-ND
(DK-DSP-3C120N) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1277.28
Livraison gratuite pour les commandes de plus de 65 € ! Tous les prix sont indiqués en euros.
(FR2011-FR)
www.digikey.fr — Téléphone (numéro vert) : 0800-161-113 — Téléphone : +31-53-484-9584 — Télécopieur : +33-38-717-0111

Documents pareils